NIOS教程 NIOS那些事儿(CYCLONE+IV补充)REV1.1
上传时间: 2017-07-17
上传用户:Allen_Wei
这是开发板资料,不是开发板,做硬件的可以参考里面的原理图和PCB,做软件的可以移植里面的工程
上传时间: 2022-03-26
上传用户:
Cyclone IV 器件手册 中文版。Cyclone IV 器件手册 中文版
标签: Cyclone IV
上传时间: 2022-05-28
上传用户:
DDR3等长处理,LVDS差分线等长处理,完整的地平面,足够的电源去耦电容,核心板尺寸6CMx6CM!FPGA型号:EP4CE75F23C8DDR2:两片DDR2 2GBitsFLASH:64MBits预留IO:168个单端IOLVDS:可以配置为支持该协议USB接口:可以直接和主机进行USB数据通讯NIOS处理器:可以通过软核设计支持运行LINUX 操作系统,或者运行NIOS SDKALONE程序
标签: cyclone iv 兼容 黑金 开发板 ac4075
上传时间: 2022-07-25
上传用户:
黑金DB45 FPGA开发板核心板原理图,帮助开发者设计Cyclone IV FPGA的最小外围电路。
上传时间: 2016-12-20
上传用户:1608and1609
黑金CYCLONE4 EP4CE6F17C8 FPGA开发板ALTIUM设计硬件工程(原理图+PCB+AD集成封装库),Altium Designer 设计的工程文件,包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。集成封装器件型号列表:Library Component Count : 50Name Description----------------------------------------------------------------------------------------------------1117-3.3 24LC04B_0 4148 BAV99 CAP NP_Dup2CAP NP_Dup2_1 CAP NP_Dup2_2CP2102_0 C_Dup1 C_Dup1_1C_Dup2 C_Dup3 C_Dup4 C_Dup4_1 Circuit Breaker Circuit BreakerConnector 15 Receptacle Assembly, 15-Pin, Sim Line ConnectorDS1302_8SO EC EP4CE6F17C8 Cyclone IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeEP4CE6F17C8_1 Cyclone IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeFuse 2 FuseHEX6HY57651620/SO_0 Header 2 Header, 2-PinHeader 9X2 Header, 9-Pin, Dual rowINDUCTOR JTAG-10_Dup1 KEYB LED LED_Dup1 M25P16-VMN3PB 16 Mb (x1) Automotive Serial NOR Flash Memory, 75 MHz, 2.7 to 3.6 V, 8-pin SO8 Narrow (MN), TubeMHDR2X20 Header, 20-Pin, Dual rowMiniUSBB OSCPNP R RESISTOR RN RN_Dup1 R_Dup1 R_Dup2 R_Dup3 R_Dup5R_Dup6 SD SPEAKERSRV05-4SW KEY-DPDT ZTAbattery
标签: 黑金 cyclone4 ep4ce6f17c8 fpga
上传时间: 2021-12-22
上传用户:
CYCLONE4E FPGA开发板EP4CE10F17 开拓者FPGA开发板PDF原理图+主要器件技术手册00-CYCLONE4E FPGA开发板EP4CE10F17 开拓者FPGA开发板PDF原理图.pdfAD9708.pdfAMS1117.pdfAP3216C.pdfAT24C64.pdfCH340.pdfCyclone IV EP4CE10引脚信息.pdfCyclone IV器件手册.pdfDHT11.pdfDS18B20_cn.pdfDS18B20_en.pdfGT9147数据手册.pdfGT9147编程指南.pdfHR911105A-datasheet.pdfHS0038B.pdfnRF24L01P(新版无线模块控制IC).PDFOTT2001A IIC协议指导.pdfOTT2001A_V02.pdfOV5640_CSP3_DS_2.01_Ruisipusheng.pdfPCF8563.pdfPCF8591.pdfRJ45_HR911105A.pdfRTL8201CP.pdfSMBJ3.3-440_series.pdfSMBJ5.0ca.pdfSN74LVC1G00.pdfSP3232.pdfSP3485.pdfTJA1050.pdfTLC5510.pdfW9825G6KH.pdfWM8978G.pdfWM8978中文资料.doc
上传时间: 2022-01-10
上传用户:
在Cyclone IV GX收发器入门套件上,设计带嵌入式收发器的Gen1×1硬核IP的 PCI Express IP编译器。.rar
标签: 嵌入式
上传时间: 2022-04-23
上传用户:kingwide
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Flash芯片,8MB字节的存储容量;➢ Cyclone IV EP4CE15板载Winbond 32MB的SDRAM,型号为W9825G6KH-6;➢ Cyclone IV EP4CE15核心板板载MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V电源;➢ Cyclone IV EP4CE15核心板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等;➢ Cyclone IV EP4CE15核心板引出了芯片的3路按键用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的2路LED用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:zhanglei193
ATERA的CYCLONE系列EP1C6Q240C8开发板的原理图。
上传时间: 2013-07-26
上传用户:han0097